cún

寄存器

拼音jì,cún,qì 寄存器怎么读

词性

寄存器的造句

折叠展开

1.(49)一种移位寄存器,按定时信号逐级传送信息.

2.通过采用调试接口电路的流水线映像寄存器组和特殊数据通路,可以避免在CPU关键路径上插入扫描链实现“非侵入性”的调试功能。

3.一般地,在寄存器控制每一二进制位或二进制位的集控制大量设备的一些行为。

4.一种硬件寄存器,其中保存有系统页表的物理地址.

5.此外,暂存器可以访问的1个字节的上限和下限报警触发寄存器。

6.在通信协议中,主要实现了双向数据缓冲器、数据移位寄存器、时钟控制电路以及奇偶校验等功能。

7.(15)一般地,在寄存器控制每一二进制位或二进制位的集控制大量设备的一些行为。

8.本文介绍了一种使用非最长周期序列的非定长线性反馈移位寄存器作为数字系统内部测试生成器的方案,并给出了设计这种测试生成器的设计过程和算法。

9.PC并行打印口与多台下位单片机的通讯,将接口分成数据、状态、控制三组,由其寄存器分别控制。

10.(35)本文给出了有限域上多项式的友矩阵的某些性质,及其在计算线性移位寄存器序列的周期和循环码的最小长度的应用。

11.每来一个时钟脉冲,N位加法器将频率控制数据M与相位寄存器输出的累加相位数据相加,并将结果送相位寄存器输入端。

12.(2)基于代数演算法的圆弧插补器,只要改变相应的几个寄存器的予置常数,就可直接插补非圆二次曲线。

13.序数型结果返回时,如果可能,都在CPU寄存器中.

14.因此,在POWER5中引入了PUR寄存器,用于存储各个虚拟处理器实际使用的周期。

15.BBD器件是一种MOS结构的电荷模拟移位寄存器,它可以完成对模拟信号的精确延迟。

16.用移位寄存器对单一序列易于控制,对其它的控制较为困难。

17.(66)对于某个程序被取消后的第一个调用,或对于某个方法调用,编译器会初始化这些专用寄存器的字段,将它们作为初始值。

18.检查寄存器、查看仿真器事件队列等。

19.必须首先读取状态字寄存器的内容。

20.CPU的基础部件由运算器,控制器和寄存器三局部组成。

21.(62)硬件的设计中涉及了各类IC之间的接口,计数器或寄存器与发光二极管的接口,以及直流稳压电源输出和振荡电路输出的接口。

22.(18)因此,在POWER5中引入了PUR寄存器,用于存储各个虚拟处理器实际使用的周期。

23.在内建自测试中,针对随机向量测试,本文提出了一种通过输出信号分组压缩来减少多输入特征寄存器MISR的硬件开销的方法。

24.(85)而RISC系统往往具有非常多的通用寄存器,并采用了重叠寄存器窗口和寄存器堆等技术,使寄存器资源得到充分的利用。

25.这个寄存器的默认值是一个空字符串。

26.CPU的基本部件由运算器,控制器和寄存器三部分组成。

27.本设计采用模块化设计的思想,将GPIB接口IP核分成三个模块:GPIB接口功能模块、内部寄存器模块和数据传输控制模块。

28.当在内嵌汇编程序中实现构造器或析构器时,应确认保持DL寄存器.

29.(81)在数字通信中移位寄存器应用极其广泛。

30.除错监视程序提供一个简单的命令集来显示和内存地址和寄存器、建立和移除断点,并且运行你的程序。

31.SPU具有128个通用寄存器,每个寄存器都是128位宽。

32.其次,探讨了伪随机理论及产生伪随机序列的各种方法,包括线性同余生成法、混沌序列生成法、线性反馈移位寄存器生成法.

33.(11)某计算机内存容量为512KB,那么它的内存地址寄存器需要19位二进制。

34.我的设计目标就是最后的芯片数一定要尽量少,更准确的说,是要让最后的电路板尽量小,因此,这些小不点的串行移位寄存器中标了.

35.链路管理器、状态寄存器等硬件提供统一接口。

36.该设计也可以用三态缓冲器代替寄存器。

37.(82)在本例中,第一个也是惟一一个参数已经加载进寄存器3。

38.地址总线被处理器用来选择在特定外设中的存储器地址或寄存器。

39.在数字通信中移位寄存器应用极其广泛。

40.该粗调环路由数字电路设计实现,包含逐次逼近寄存器和新结构的频率比较单元两个模块。

41.程序存储器的导址逻辑是由寄存器来实现的,这个寄存器叫程序计数器。

42.(38)另一个办法是使用rm命令修改指令指针寄存器,然后只要输入go。

43.(32)这些多项式是从原始多项式导出的,该原始多项式定义了能够生成伪随机数的线性反馈移位寄存器的反馈函数。

44.(9)由于SPU有128个寄存器,所以它可以存储大量临时值和中间值,而无需像其他架构一样,必须加载和向内存转存。

45.第一信号产生装置可以包括移位寄存器。

46.(54)这是用非门和7位的移位寄存器很容易实现。

47.(42)用移位寄存器对单一序列易于控制,对其它的控制较为困难。

48.(40)介绍了差分跳频技术的特点,构造了一类基于回归移位寄存器的频率转移函数。

49.ICS1523是一种高性能可编程行同步信号发生器,它带有一个I2C串行总线接口,可以方便地对内部寄存器进行配置,能产生用户需要的同步信号。

50.回路转接环在许多方面优于令牌环、时隙环和寄存器插入环。

寄存器分字组词

折叠展开