寄存器
- 词语寄存器
寄存器的造句
1.必须首先读取状态字寄存器的内容。
2.这意味着九阴真经将与收拾器杨阳底层打交道,比如寄存器和堆栈。
3.然后,根据移位寄存器的功能特性,以五值D触发器为核心器件,设计了五值双向移位寄存器。
4.这样,一个线程就是一个程序计数器、一个堆栈和一系列的寄存器。
5.(9)由于SPU有128个寄存器,所以它可以存储大量临时值和中间值,而无需像其他架构一样,必须加载和向内存转存。
6.包含下一条要指令地址的器中的寄存器。也叫程序计数器。
7.(41)装载寄存器的逻辑同样用于使能三态缓冲器。
8.PC并行打印口与多台下位单片机的通讯,将接口分成数据、状态、控制三组,由其寄存器分别控制。
9.内部寄存器模块和数据传输控制模块。
10.CPU有一个累加寄存器用于临时存储数据。
11.该粗调环路由数字电路设计实现,包含逐次逼近寄存器和新结构的频率比较单元两个模块。
12.因此,在POWER5中引入了PUR寄存器,用于存储各个虚拟处理器实际使用的周期。
13.这些多项式是从原始多项式导出的,该原始多项式定义了能够生成伪随机数的线性反馈移位寄存器的反馈函数。
14.本设计采用模块化设计的思想,将GPIB接口IP核分成三个模块:GPIB接口功能模块、内部寄存器模块和数据传输控制模块。
15.分析了卷积交织原理和交织器中移位寄存器的工作方式。
16.为了让图像加速卡能够知道哪些输入寄存器应该载入哪些数据,就需要使用着色器声明。
17.(6)程序存储器的导址逻辑是由寄存器来实现的,这个寄存器叫程序计数器。
18.在本例中,第一个也是惟一一个参数已经加载进寄存器3。
19.(48)你也能设置断点并检查特定内存地址或寄存器的内容。
20.(85)而RISC系统往往具有非常多的通用寄存器,并采用了重叠寄存器窗口和寄存器堆等技术,使寄存器资源得到充分的利用。
21.通过采用调试接口电路的流水线映像寄存器组和特殊数据通路,可以避免在CPU关键路径上插入扫描链实现“非侵入性”的调试功能。
22.当在内嵌汇编程序中实现构造器或析构器时,应确认保持DL寄存器.
23.本文给出了有限域上多项式的友矩阵的某些性质,及其在计算线性移位寄存器序列的周期和循环码的最小长度的应用。
24.一般地,在寄存器控制每一二进制位或二进制位的集控制大量设备的一些行为。
25.(43)循环展开是一个可能导致JIT分配寄存器出现问题的转换的例子。
26.(23)每来一个时钟脉冲,N位加法器将频率控制数据M与相位寄存器输出的累加相位数据相加,并将结果送相位寄存器输入端。
27.(71)针对有效值限制测试由前面的寄存器地址请求返回的值。
28.因此,使用基指针寻址模式,我们可以指定寄存器X作为基指针,8作为偏移量。
29.(31)当最后借位为1时,将被减数重新存入被除数存贮寄存器.
30.(2)基于代数演算法的圆弧插补器,只要改变相应的几个寄存器的予置常数,就可直接插补非圆二次曲线。
31.我的设计目标就是最后的芯片数一定要尽量少,更准确的说,是要让最后的电路板尽量小,因此,这些小不点的串行移位寄存器中标了.
32.寄存器:寄存器是一些直交参加运算并且两头运算成果的组件。
33.(4)序数型结果返回时,如果可能,都在CPU寄存器中.
34.(80)用第i位原码和第一个寄存器值模二加.
35.(20)有关更多信息,请参见如何:显示和隐藏寄存器组.
36.(11)某计算机内存容量为512KB,那么它的内存地址寄存器需要19位二进制。
37.(62)硬件的设计中涉及了各类IC之间的接口,计数器或寄存器与发光二极管的接口,以及直流稳压电源输出和振荡电路输出的接口。
38.(54)这是用非门和7位的移位寄存器很容易实现。
39.在通信协议中,主要实现了双向数据缓冲器、数据移位寄存器、时钟控制电路以及奇偶校验等功能。
40.SPU具有128个通用寄存器,每个寄存器都是128位宽。
41.本文介绍了一种使用非最长周期序列的非定长线性反馈移位寄存器作为数字系统内部测试生成器的方案,并给出了设计这种测试生成器的设计过程和算法。
42.通过配置机制来访问该设备的配置空间的某个寄存器,配置机制是由PCI桥的两个内部寄存器实现的。
43.必须首先读取状态字寄存器的内容.
44.每来一个时钟脉冲,N位加法器将频率控制数据M与相位寄存器输出的累加相位数据相加,并将结果送相位寄存器输入端。
45.(24)提出了一种钟控密钥流生成器模型,该模型由三个线性移位寄存器组成,且相互控制。
46.在各单元中包括寄存器,各寄存器与时钟脉冲同步,依次取得逻辑运算结果并加以保存。
47.(78)新的线性IR有助于“寄存器分配程序更好地了解寄存器的使用状况,从而在生成代码的时候更好地决策”。
48.(25)ICS1523是一种高性能可编程行同步信号发生器,它带有一个I2C串行总线接口,可以方便地对内部寄存器进行配置,能产生用户需要的同步信号。
49.当在内嵌汇编程序中实现构造器或析构器时,应确认保持DL寄存器.
50.用第i位原码和第一个寄存器值模二加.