寄存器
- 词语寄存器
寄存器的造句
1.硬件的设计中涉及了各类IC之间的接口,计数器或寄存器与发光二极管的接口,以及直流稳压电源输出和振荡电路输出的接口。
2.在各单元中包括寄存器,各寄存器与时钟脉冲同步,依次取得逻辑运算结果并加以保存。
3.(24)提出了一种钟控密钥流生成器模型,该模型由三个线性移位寄存器组成,且相互控制。
4.(71)针对有效值限制测试由前面的寄存器地址请求返回的值。
5.内部寄存器模块和数据传输控制模块。
6.这意味着九阴真经将与收拾器杨阳底层打交道,比如寄存器和堆栈。
7.当在内嵌汇编程序中实现构造器或析构器时,应确认保持DL寄存器.
8.提出了一种钟控密钥流生成器模型,该模型由三个线性移位寄存器组成,且相互控制。
9.内存中的一块留用存储区,当程序中断产生时,CPU自动在其中保存程序计数器和工作寄存器的内容。
10.它把导致页面失效的虚拟地址装入寄存器中,再利用中断句柄来通知操作系统。
11.(84)一种有待由变址寄存器的内容来修改的地址。
12.(3)因此,使用基指针寻址模式,我们可以指定寄存器X作为基指针,8作为偏移量。
13.硬件镶嵌的时候,着色器根本就不知道输入寄存器中载入的是什么数据。
14.SPU具有128个通用寄存器,每个寄存器都是128位宽。
15.新的线性IR有助于“寄存器分配程序更好地了解寄存器的使用状况,从而在生成代码的时候更好地决策”。
16.因此,在POWER5中引入了PUR寄存器,用于存储各个虚拟处理器实际使用的周期。
17.此外,暂存器可以访问的1个字节的上限和下限报警触发寄存器。
18.在通信协议中,主要实现了双向数据缓冲器、数据移位寄存器、时钟控制电路以及奇偶校验等功能。
19.SPU具有128个通用寄存器,每个寄存器都是128位宽。
20.(21)我的设计目标就是最后的芯片数一定要尽量少,更准确的说,是要让最后的电路板尽量小,因此,这些小不点的串行移位寄存器中标了.
21.用移位寄存器对单一序列易于控制,对其它的控制较为困难。
22.BBD器件是一种MOS结构的电荷模拟移位寄存器,它可以完成对模拟信号的精确延迟。
23.其次,探讨了伪随机理论及产生伪随机序列的各种方法,包括线性同余生成法、混沌序列生成法、线性反馈移位寄存器生成法.
24.该粗调环路由数字电路设计实现,包含逐次逼近寄存器和新结构的频率比较单元两个模块。
25.单字或双字大小的转移并不需要这最后的一条指令,原因是它们的首选槽总是在寄存器的开始。
26.(20)有关更多信息,请参见如何:显示和隐藏寄存器组.
27.双向移位寄存器是一种中规模集成电路,可构成移位寄存器型计数器。
28.CPU的基础部件由运算器,控制器和寄存器三局部组成。
29.(1)它把导致页面失效的虚拟地址装入寄存器中,再利用中断句柄来通知操作系统。
30.一种移位寄存器,按定时信号逐级传送信息.
31.MOS动态移位寄存器不是用触发器组成,而是用反相器组成.
32.状态、控制三组,由其寄存器分别控制。
33.PC并行打印口与多台下位单片机的通讯,将接口分成数据、状态、控制三组,由其寄存器分别控制。
34.该设计也可以用三态缓冲器代替寄存器。
35.(68)来自一个寄存器范围的预期响应值的数据类型。
36.通过配置机制来访问该设备的配置空间的某个寄存器,配置机制是由PCI桥的两个内部寄存器实现的。
37.(70)然后,根据移位寄存器的功能特性,以五值D触发器为核心器件,设计了五值双向移位寄存器。
38.(11)某计算机内存容量为512KB,那么它的内存地址寄存器需要19位二进制。
39.移位寄存器、传输门的设计,并用仿真软件进行了仿真验证。
40.(76)通过采用调试接口电路的流水线映像寄存器组和特殊数据通路,可以避免在CPU关键路径上插入扫描链实现“非侵入性”的调试功能。
41.混沌序列生成法、线性反馈移位寄存器生成法.
42.(36)CPU的基本部件由运算器,控制器和寄存器三部分组成。
43.回路转接环在许多方面优于令牌环、时隙环和寄存器插入环。
44.(2)基于代数演算法的圆弧插补器,只要改变相应的几个寄存器的予置常数,就可直接插补非圆二次曲线。
45.我的设计目标就是最后的芯片数一定要尽量少,更准确的说,是要让最后的电路板尽量小,因此,这些小不点的串行移位寄存器中标了.
46.这样,一个线程就是一个程序计数器、一个堆栈和一系列的寄存器。
47.单字或双字大小的转移并不需要这最后的一条指令,原因是它们的首选槽总是在寄存器的开始。
48.(19)包含下一条要指令地址的器中的寄存器。也叫程序计数器。
49.这些多项式是从原始多项式导出的,该原始多项式定义了能够生成伪随机数的线性反馈移位寄存器的反馈函数。
50.(85)而RISC系统往往具有非常多的通用寄存器,并采用了重叠寄存器窗口和寄存器堆等技术,使寄存器资源得到充分的利用。