寄存器
- 词语寄存器
寄存器的造句
1.双极型移位寄存器可分为单向和双向两种。
2.(36)CPU的基本部件由运算器,控制器和寄存器三部分组成。
3.另一个办法是使用rm命令修改指令指针寄存器,然后只要输入go。
4.(13)整个解释器的核心是一个虚拟的寄存器机器,及其支持的一套基本指令集。
5.该粗调环路由数字电路设计实现,包含逐次逼近寄存器和新结构的频率比较单元两个模块。
6.其次,探讨了伪随机理论及产生伪随机序列的各种方法,包括线性同余生成法、混沌序列生成法、线性反馈移位寄存器生成法.
7.新的线性IR有助于“寄存器分配程序更好地了解寄存器的使用状况,从而在生成代码的时候更好地决策”。
8.用第i位原码和第一个寄存器值模二加.
9.除错监视程序提供一个简单的命令集来显示和内存地址和寄存器、建立和移除断点,并且运行你的程序。
10.(75)双向移位寄存器是一种中规模集成电路,可构成移位寄存器型计数器。
11.有关更多信息,请参见如何:显示和隐藏寄存器组.
12.一般地,在寄存器控制每一二进制位或二进制位的集控制大量设备的一些行为。
13.本设计采用模块化设计的思想,将GPIB接口IP核分成三个模块:GPIB接口功能模块、内部寄存器模块和数据传输控制模块。
14.(60)硬件镶嵌的时候,着色器根本就不知道输入寄存器中载入的是什么数据。
15.单步执行每个命令并观察寄存器和内存值如何受影响,这也是学习Intel机器语言命令基础知识的理想方法。
16.CPU的基础部件由运算器,控制器和寄存器三局部组成。
17.ICS1523是一种高性能可编程行同步信号发生器,它带有一个I2C串行总线接口,可以方便地对内部寄存器进行配置,能产生用户需要的同步信号。
18.某计算机内存容量为512KB,那么它的内存地址寄存器需要19位二进制。
19.分析了卷积交织原理和交织器中移位寄存器的工作方式。
20.BBD器件是一种MOS结构的电荷模拟移位寄存器,它可以完成对模拟信号的精确延迟。
21.硬件镶嵌的时候,着色器根本就不知道输入寄存器中载入的是什么数据。
22.MOS动态移位寄存器不是用触发器组成,而是用反相器组成.
23.(67)必须首先读取状态字寄存器的内容.
24.分析了卷积交织原理和交织器中移位寄存器的工作方式。
25.(3)因此,使用基指针寻址模式,我们可以指定寄存器X作为基指针,8作为偏移量。
26.SPU具有128个通用寄存器,每个寄存器都是128位宽。
27.(40)介绍了差分跳频技术的特点,构造了一类基于回归移位寄存器的频率转移函数。
28.这意味着九阴真经将与收拾器杨阳底层打交道,比如寄存器和堆栈。
29.(18)因此,在POWER5中引入了PUR寄存器,用于存储各个虚拟处理器实际使用的周期。
30.(49)一种移位寄存器,按定时信号逐级传送信息.
31.用移位寄存器对单一序列易于控制,对其它的控制较为困难。
32.当最后借位为1时,将被减数重新存入被除数存贮寄存器.
33.必须首先读取状态字寄存器的内容.
34.(71)针对有效值限制测试由前面的寄存器地址请求返回的值。
35.(23)每来一个时钟脉冲,N位加法器将频率控制数据M与相位寄存器输出的累加相位数据相加,并将结果送相位寄存器输入端。
36.程序存储器的导址逻辑是由寄存器来实现的,这个寄存器叫程序计数器。
37.内存中的一块留用存储区,当程序中断产生时,CPU自动在其中保存程序计数器和工作寄存器的内容。
38.双向移位寄存器是一种中规模集成电路,可构成移位寄存器型计数器。
39.作为蓝牙模块和主机间的软硬件接口HCI,可对控制基带与链路控制器、链路管理器、状态寄存器等硬件提供统一接口。
40.(31)当最后借位为1时,将被减数重新存入被除数存贮寄存器.
41.当在内嵌汇编程序中实现构造器或析构器时,应确认保持DL寄存器.
42.回路转接环在许多方面优于令牌环、时隙环和寄存器插入环。
43.在通信协议中,主要实现了双向数据缓冲器、数据移位寄存器、时钟控制电路以及奇偶校验等功能。
44.(46)第一信号产生装置可以包括移位寄存器。
45.地址总线被处理器用来选择在特定外设中的存储器地址或寄存器。
46.包含下一条要指令地址的器中的寄存器。也叫程序计数器。
47.单字或双字大小的转移并不需要这最后的一条指令,原因是它们的首选槽总是在寄存器的开始。
48.通过对多种全加器和寄存器的实现方法进行了比较研究,选择了功耗最低的全加器和寄存器。
49.一种有待由变址寄存器的内容来修改的地址。
50.(84)一种有待由变址寄存器的内容来修改的地址。