cún

寄存器

拼音jì,cún,qì 寄存器怎么读

词性

寄存器的造句

折叠展开

1.通过对多种全加器和寄存器的实现方法进行了比较研究,选择了功耗最低的全加器和寄存器。

2.(35)本文给出了有限域上多项式的友矩阵的某些性质,及其在计算线性移位寄存器序列的周期和循环码的最小长度的应用。

3.装载寄存器的逻辑同样用于使能三态缓冲器。

4.包含下一条要指令地址的器中的寄存器。也叫程序计数器。

5.硬件的设计中涉及了各类IC之间的接口,计数器或寄存器与发光二极管的接口,以及直流稳压电源输出和振荡电路输出的接口。

6.因此,在POWER5中引入了PUR寄存器,用于存储各个虚拟处理器实际使用的周期。

7.在各单元中包括寄存器,各寄存器与时钟脉冲同步,依次取得逻辑运算结果并加以保存。

8.对于某个程序被取消后的第一个调用,或对于某个方法调用,编译器会初始化这些专用寄存器的字段,将它们作为初始值。

9.循环展开是一个可能导致JIT分配寄存器出现问题的转换的例子。

10.(1)它把导致页面失效的虚拟地址装入寄存器中,再利用中断句柄来通知操作系统。

11.双向移位寄存器是一种中规模集成电路,可构成移位寄存器型计数器。

12.这样,一个线程就是一个程序计数器、一个堆栈和一系列的寄存器。

13.(46)第一信号产生装置可以包括移位寄存器。

14.内部寄存器结构和外部接口,并详细阐述了AD7714与M68HC11系列单片机的接口技术。

15.这个寄存器的默认值是一个空字符串。

16.当在内嵌汇编程序中实现构造器或析构器时,应确认保持DL寄存器.

17.内存中的一块留用存储区,当程序中断产生时,CPU自动在其中保存程序计数器和工作寄存器的内容。

18.(65)地址总线被处理器用来选择在特定外设中的存储器地址或寄存器。

19.(51)BBD器件是一种MOS结构的电荷模拟移位寄存器,它可以完成对模拟信号的精确延迟。

20.该粗调环路由数字电路设计实现,包含逐次逼近寄存器和新结构的频率比较单元两个模块。

21.状态、控制三组,由其寄存器分别控制。

22.(32)这些多项式是从原始多项式导出的,该原始多项式定义了能够生成伪随机数的线性反馈移位寄存器的反馈函数。

23.(77)当在内嵌汇编程序中实现构造器或析构器时,应确认保持DL寄存器.

24.BBD器件是一种MOS结构的电荷模拟移位寄存器,它可以完成对模拟信号的精确延迟。

25.SPU具有128个通用寄存器,每个寄存器都是128位宽。

26.一种移位寄存器,按定时信号逐级传送信息.

27.一种硬件寄存器,其中保存有系统页表的物理地址.

28.该设计也可以用三态缓冲器代替寄存器。

29.(74)SPU具有128个通用寄存器,每个寄存器都是128位宽。

30.(24)提出了一种钟控密钥流生成器模型,该模型由三个线性移位寄存器组成,且相互控制。

31.基于代数演算法的圆弧插补器,只要改变相应的几个寄存器的予置常数,就可直接插补非圆二次曲线。

32.当最后借位为1时,将被减数重新存入被除数存贮寄存器.

33.在内建自测试中,针对随机向量测试,本文提出了一种通过输出信号分组压缩来减少多输入特征寄存器MISR的硬件开销的方法。

34.(10)该粗调环路由数字电路设计实现,包含逐次逼近寄存器和新结构的频率比较单元两个模块。

35.分析了卷积交织原理和交织器中移位寄存器的工作方式。

36.其次,探讨了伪随机理论及产生伪随机序列的各种方法,包括线性同余生成法、混沌序列生成法、线性反馈移位寄存器生成法.

37.(30)本文介绍了一种使用非最长周期序列的非定长线性反馈移位寄存器作为数字系统内部测试生成器的方案,并给出了设计这种测试生成器的设计过程和算法。

38.单字或双字大小的转移并不需要这最后的一条指令,原因是它们的首选槽总是在寄存器的开始。

39.(15)一般地,在寄存器控制每一二进制位或二进制位的集控制大量设备的一些行为。

40.(54)这是用非门和7位的移位寄存器很容易实现。

41.(78)新的线性IR有助于“寄存器分配程序更好地了解寄存器的使用状况,从而在生成代码的时候更好地决策”。

42.(80)用第i位原码和第一个寄存器值模二加.

43.(21)我的设计目标就是最后的芯片数一定要尽量少,更准确的说,是要让最后的电路板尽量小,因此,这些小不点的串行移位寄存器中标了.

44.CPU的基础部件由运算器,控制器和寄存器三局部组成。

45.(60)硬件镶嵌的时候,着色器根本就不知道输入寄存器中载入的是什么数据。

46.(53)这意味着九阴真经将与收拾器杨阳底层打交道,比如寄存器和堆栈。

47.一种有待由变址寄存器的内容来修改的地址。

48.(62)硬件的设计中涉及了各类IC之间的接口,计数器或寄存器与发光二极管的接口,以及直流稳压电源输出和振荡电路输出的接口。

49.CPU有一个累加寄存器用于临时存储数据。

50.(26)它可与传统的三值模和电路配合,即可实现三值线性反馈移位寄存器。

寄存器分字组词

折叠展开